Séance de cours

CG: Conception IC I

Dans cours
DEMO: sint labore
Non aliquip velit cupidatat occaecat dolore aliqua consectetur magna reprehenderit ullamco. Proident magna dolor et adipisicing consequat culpa ad irure ad cupidatat anim ut. Commodo quis duis laboris officia do in sit amet. Nulla ullamco labore quis tempor proident amet. Fugiat irure nulla occaecat nisi Lorem pariatur proident adipisicing. Irure non cupidatat commodo ullamco occaecat irure pariatur ex non officia. Ea Lorem excepteur ex ipsum ea.
Connectez-vous pour voir cette section
Description

Cette séance de cours porte sur l'organisation du cours, l'examen des transistors BJT et MOS, les modèles MOS grands et petits signaux, les amplificateurs à une seule étape, le code en cascade, les paires différentielles, les exercices pratiques sur Cadence, les miroirs actuels et les séances de questions et réponses. Il traite également des configurations source-source, source-suiveur et source-drain, ainsi que de l'analyse des signaux importants et de la transformation de l'impédance par les MOSFET. La séance de cours se termine par des exemples sur le calcul du gain de tension et de la résistance de sortie d'un stade de porte commune, et introduit le stade de cascode, mettant en évidence ses avantages dans la conception de circuits.

Enseignant
id cillum
Irure officia ea commodo reprehenderit culpa sit culpa occaecat Lorem sunt minim. Ex ut reprehenderit ad et ea dolore ullamco laboris aute proident duis aute nostrud. Laboris qui ex pariatur exercitation cillum. Ex qui eu ad aliquip do sit officia aute dolore magna duis minim.
Connectez-vous pour voir cette section
À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.
Séances de cours associées (123)
Conception OTA : Analyse de petits signaux
Explore les principes de conception OTA et OPAMP, l'analyse des petits signaux et les techniques de compensation pour la stabilité et la performance.
Étape commune : Analyse et topologie des cascodes
Couvre l'analyse de l'étape de la porte commune et introduit la topologie en cascade.
Abonné à la source : tampon de tension
Explore l'étape de suivi de la source comme tampon de tension et discute de ses inconvénients et de l'étape de la porte commune pour le transfert de tension.
Sources de courant et amplificateurs de circuits intégrés
Explore les avantages des sources de courant, des amplificateurs et des circuits intégrés, en se concentrant sur des miroirs de courant efficaces et des conceptions de sortie multiples.
Rétroaction et stabilité
Explore la rétroaction négative dans les circuits analogiques, en se concentrant sur le gain désensibilisant, la réduction de la distorsion, le contrôle du bruit et l'extension de la bande passante.
Afficher plus

Graph Chatbot

Chattez avec Graph Search

Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.

AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.