S phaseS phase (Synthesis Phase) is the phase of the cell cycle in which DNA is replicated, occurring between G1 phase and G2 phase. Since accurate duplication of the genome is critical to successful cell division, the processes that occur during S-phase are tightly regulated and widely conserved. G1/S transition Entry into S-phase is controlled by the G1 restriction point (R), which commits cells to the remainder of the cell-cycle if there is adequate nutrients and growth signaling.
Modulation de phaseLa modulation de phase ou MP ou PM (Phase modulation en anglais) est un mode de modulation consistant à transmettre une information (son, données...) par la modulation de la phase d'un signal porteur (porteuse). Cette modulation est non linéaire. Soit une porteuse : La phase instantanée de la porteuse est donnée par : Soit un signal modulant : Moduler en phase le signal revient à effectuer l'opération suivante : Le signal modulé s'écrit : Soit un signal modulant sinusoïdal : Le signal modulé devient alors : On remarque que varie entre et , où représente la déviation maximale de phase.
Phase-shift keyingLe phase-shift keying (ou PSK, soit « modulation par changement de phase ») désigne une famille de formes de modulations numériques qui ont toutes pour principe de véhiculer de l'information binaire via la phase d'un signal de référence (porteuse), et exclusivement par ce biais. Comme pour toute technique de modulation numérique, la phase en question ne peut prendre qu'un nombre fini de valeurs. Chacune de ces valeurs représente un unique nombre binaire, dont la taille (et donc la quantité d'information transmise) dépend du nombre de valeurs possibles pour la phase.
Discriminateur de phasedroite|cadre| Détecteurs à quatre phases. Le flux du signal va de gauche à droite. En haut à gauche se trouve une cellule de Gilbert, qui fonctionne bien pour les ondes sinusoïdales et carrées, mais moins bien pour les impulsions. Dans le cas des ondes carrées, il agit comme une porte XOR, qui peut également être fabriquée à partir de portes NAND. Au milieu à gauche se trouvent deux détecteurs de phase : l'ajout de rétroaction et la suppression d'une porte NAND produisent un détecteur temps-fréquence.
Boucle à phase asservieUne boucle à phase asservie, ou boucle à verrouillage de phase ou BVP (en anglais, phase-locked loop, ou PLL), est un montage électronique permettant d'asservir la phase ou la fréquence de sortie d'un système sur la phase ou la fréquence du signal d'entrée. Elle peut aussi asservir une fréquence de sortie sur un multiple de la fréquence d'entrée. L'invention de la boucle à verrouillage de phase est attribuée à un ingénieur français, Henri de Bellescize, en 1932.