Renommage de registresEn architecture des ordinateurs, on appelle renommage de registres le fait qu'une microarchitecture alloue dynamiquement les registres architecturaux à un ensemble plus vaste de registres physiques au cours de l'exécution d'un programme. Une architecture externe de processeur définit un ensemble de registres, dits architecturaux, que peuvent manipuler les programmes en langage machine. Dans une microarchitecture superscalaire, le processeur essaie d'exécuter en parallèle plusieurs instructions.
AthlonL’Athlon est un microprocesseur de , fabriqué par AMD. Il est aussi désigné sous le nom de code K7. Il s'agit d'une profonde évolution du K6. Le K7 est un processeur superscalaire à : qui convertissent les instructions x86 en micro instructions, calibrées (un peu comme pour le RISC) ; pour les entiers et les instructions ; indépendantes (là où le concurrent ne possédait qu'une double FPU avec dépendances). Le pipeline est de . Le cache de est de pour les données et de pour les instructions.
Pentium IIthumb|Logo Le Pentium II est un microprocesseur de la famille x86 produit par Intel. Sorti en mai 1997, il est de la sixième génération (architecture P6), comme le Pentium Pro. Il adopte les instructions vectorielles MMX. Il était à l'origine destiné à l'ensemble de la gamme PC et stations de travail. Les premiers Pentiums II, de nom de code Klamath fonctionnaient à 233, 266, 300 Mhz avec un FSB à 66 MHz, et étaient gravés en 0,35 μm. Les suivants, dénommés Deschutes, gravés en 0,25 μm, se déclinaient de 266 à 450 MHz, sur un FSB à 66 MHz, puis à 100 MHz.
Socket 7Le socket 7 est un connecteur en 1995 utilisé en informatique pour placer sur la carte mère de l'ordinateur les processeurs Intel Pentium, avant l'arrivée du Pentium II qui utilise le Slot One. Il remplace et améliore le Socket 5. Le socket 7 dispose de 321 broches.
Front side busLe front side bus (FSB), aussi appelé bus système, est traditionnellement le bus informatique qui relie le processeur au « Northbridge » et qui gère les échanges avec les périphériques rapides proches du CPU dont, notamment, la mémoire vive. La fréquence du processeur est égale à celle du FSB multipliée par un coefficient propre au processeur (les processeurs modernes ont une vitesse de fonctionnement interne décuplée).
NexGenNexGen (Milpitas, Californie) était une société privée de semi-conducteurs qui a conçu des microprocesseurs x86 jusqu'à ce qu'elle ait été achetée par AMD en 1996. NexGen était une a conçu ses puces. Les puces NexGen ont été produites par la division Microelectronics d'IBM. La société était surtout connue pour l'implémentation unique de l'architecture x86 dans ses processeurs.
AMD K5L'AMD K5 est un microprocesseur x86, pour Socket 5 et Socket 7, construit par AMD, et présenté pour la première fois en 1995. Il remplaça l'Am5x86, et fut suivi par le K6. Il est comparable au Cyrix 6x86, mais seul le K5 possède une architecture interne en RISC. Tous les modèles ont 4,3 millions de transistors. Aucun K5 ne supporte les instructions MMX. Il y avait deux sortes de processeurs K5, appelés en interne les séries « 5k86 » et « K5 », tous les deux lancés sous le nom K5. La ligne des « 5k86 » fonctionnait entre 75 et .
AMD K6-2vignette|redresse=1.25|. Le est un microprocesseur x86 fabriqué par AMD commercialisé de 1998 a 2003, disponible dans des fréquences s'étendant de . Il a un cache de de ( de cache d'instruction et de cache de données), il fonctionne à , est gravé en , possède de transistors, et s'enfiche dans une carte mère à base de ou de . Le fut conçu en tant que concurrent au plus ancien et sensiblement plus cher, d'Intel.
WinChipThe WinChip series was a low-power Socket 7-based x86 processor designed by Centaur Technology and marketed by its parent company IDT. The design of the WinChip was quite different from other processors of the time. Instead of a large gate count and die area, IDT, using its experience from the RISC processor market, created a small and electrically efficient processor similar to the 80486, because of its single pipeline and in-order execution microarchitecture.