Êtes-vous un étudiant de l'EPFL à la recherche d'un projet de semestre?
Travaillez avec nous sur des projets en science des données et en visualisation, et déployez votre projet sous forme d'application sur Graph Search.
Cette séance de cours couvre la comparaison entre le fonctionnement BJT et FET dans les systèmes logiques, en se concentrant sur le besoin de courant de base dans BJT et la charge de porte dans FET. Il examine également les fonctions complémentaires de BJT et FET, en soulignant les différences d'émetteur, de base et de collecteur. La séance de cours explore en outre les différences entre les technologies TTL et CMOS, en mettant l'accent sur la vitesse, la consommation d'énergie et les niveaux de tension. En outre, il se penche sur l'interfaçage de TTL et CMOS, l'adressage des tolérances de signal et la nécessité de tampons. La séance de cours se termine par une analyse détaillée du Set-Reset Latch, expliquant sa fonctionnalité et les implications de la priorité définie.