Séance de cours

Compactage de réponse dans les tests VLSI

Description

Cette séance de cours couvre l'analyse de la réponse du circuit sous test (CUT) aux modèles de test dans les tests VLSI. Il explique les défis de la gestion de grandes quantités de données générées par la CUT et introduit des techniques de compactage pour réduire efficacement les données. La séance de cours traite de ses méthodes de compacteur de compte et de compacteur de compte de transition, en soulignant les principes et la probabilité de masquage de faute. Il explore également les concepts de contrôle de parité, de LFSR pour le compactage de réponse et de registre de signature à entrées multiples (MISR). L'utilisation de MISR pour le compactage des réponses et l'exemple modulaire MISR sont présentés, ainsi que l'analyse de la signature LFSR et de l'observateur de bloc logique intégré (BILBO) pour les tests. La séance de cours se termine par des discussions sur les points de test et les types de points de test dans les tests VLSI.

À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.

Graph Chatbot

Chattez avec Graph Search

Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.

AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.