Séance de cours

Circuits logiques programmables, FPGA

Description

Cette séance de cours couvre la classification des circuits logiques, y compris les circuits intégrés standard, programmables et spécifiques. Il s'inscrit dans la structure de portes logiques reconfigurables, de multiplexeurs et d'éléments de mémoire dans la technologie FPGA. La méthodologie pour la conception de FPGA, des niveaux de description comportementale à structurelle, est expliquée, ainsi que l'utilisation de VHDL et Verilog pour la spécification et la validation des circuits. La séance de cours explore également le processus de mise en œuvre, des outils comme Altera Quartus II et Xilinx ISE, et les caractéristiques d'Altera Cyclone IV FPGA. Il se termine par un examen détaillé de l'architecture et des interconnexions des blocs logiques FPGA.

À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.

Graph Chatbot

Chattez avec Graph Search

Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.

AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.