Cette séance de cours traite de la conception et de la fonctionnalité d'une caméra à trois couches qui intègre une puce DRAM avec un capteur d'image CMOS. L'instructeur explique l'architecture de la caméra, en soulignant le rôle de la DRAM dans le stockage des images et en facilitant la lecture à haute vitesse. La séance de cours couvre le concept de super ralenti, obtenu en capturant des images à 960 images par seconde, tout en maintenant la capacité de sortie à des vitesses standard de 30 images par seconde. L'instructeur détaille le traitement du signal impliqué, y compris l'utilisation de bus à grande vitesse pour le transfert de données et l'importance des techniques de binning pour améliorer la qualité de l'image. La séance de cours fait également référence à un capteur d'image Sony CMOS spécifique, mettant l'accent sur ses capacités et ses applications dans des domaines tels que l'analyse sportive. La présentation se termine par une démonstration des capacités de super ralenti, mettant en valeur le potentiel de la technologie sans compromettre la résolution de l'image, même lors de la capture à grande vitesse.