Séance de cours

Portes complexes: Solution d'exercice-2

Dans cours
DEMO: ad labore
Nulla velit nostrud excepteur ipsum sit ullamco duis laborum enim tempor mollit. In nisi amet laborum aliquip labore est exercitation ea exercitation nisi. Aute id nisi laboris cillum proident est cillum. Non minim deserunt cillum ut. Et irure tempor commodo proident amet do laboris sunt eu ut dolore Lorem mollit. Velit cupidatat tempor irure qui elit dolore pariatur.
Connectez-vous pour voir cette section
Description

Cette séance de cours couvre la conception de portes logiques complexes en VLSI, en se concentrant sur les expressions PMOS et NMOS et les schémas de porte. L'instructeur explique les expressions duales pour PMOS et NMOS et fournit des directives de dimensionnement.

Cette vidéo est disponible exclusivement sur Mediaspace pour un public restreint. Veuillez vous connecter à Mediaspace pour y accéder si vous disposez des autorisations nécessaires.

Regarder sur Mediaspace
Enseignant
ipsum culpa officia
Eiusmod culpa do est aute sit ad do ea voluptate ullamco fugiat. Esse anim qui anim deserunt Lorem deserunt amet culpa quis sint. Deserunt aute reprehenderit pariatur culpa minim. Laboris aute qui ut do. Enim nisi aute et nisi sunt.
Connectez-vous pour voir cette section
À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.
Séances de cours associées (46)
L’effort logique : principes fondamentaux de la conception VLSI
Couvre la méthode d'effort logique pour optimiser le retard logique et l'impact de dimensionnement de la porte.
Systèmes logiques : Karnaugh Maps et TTL Gates
Explore les cartes Karnaugh, les portes TTL, les aspects analogiques de la logique numérique et les principaux impliqués.
Systèmes logiques : TTL Gates et Aspects Analogiques
Explore les portes TTL, les aspects analogiques et diverses portes logiques dans les circuits numériques.
Circuits logiques : BasesMOOC: Information, Calcul, Communication: Introduction à la pensée informatique
Couvre les circuits logiques, les portes et leurs combinaisons pour effectuer des opérations de base sur bits, y compris l'ajout de nombres binaires.
Cartes Karnaugh: Techniques de regroupement
Explore les cartes de Karnaugh, les règles de regroupement et la logique des transistors dans les systèmes logiques.
Afficher plus

Graph Chatbot

Chattez avec Graph Search

Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.

AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.