Séance de cours

Logic Gates et la technologie IC

Dans cours
DEMO: laborum veniam cupidatat
Cillum veniam ex excepteur elit non cillum fugiat anim Lorem sit dolor dolore id ea. Nulla cillum quis magna laboris ipsum anim cillum cillum amet in aliquip incididunt qui do. Exercitation ipsum nisi culpa ex consequat labore incididunt aliquip id est irure labore deserunt.
Connectez-vous pour voir cette section
Description

Cette séance de cours couvre la mise en œuvre de portes logiques dans un matériau semi-conducteur, en se concentrant sur deux familles logiques principales: Transistor to Transistor Logic (TTL) et Complementary Metal Oxide Silicon (CMOS). Il traite de la technologie des circuits intégrés (CI), des dangers statiques et dynamiques, des horloges fermées, des vraies bascules D, de la métastabilité, du chemin critique, de la fréquence d'horloge maximale et du débouncing des commutateurs. La séance de cours explore également l'élimination des aléas statiques à l'aide de cartes Karnaugh, la théorie des modèles sans retard et la construction de portes NOR dans les technologies TTL et CMOS.

Enseignant
officia quis
Cupidatat minim exercitation et culpa. Nulla voluptate eiusmod ad ut. Fugiat elit ex voluptate dolore minim esse. Duis ex laborum in aliqua mollit officia et minim. Reprehenderit ipsum ea veniam qui culpa. Reprehenderit quis sit Lorem ut nulla nostrud eiusmod nulla. Est ipsum do dolore magna consectetur aliquip.
Connectez-vous pour voir cette section
À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.
Séances de cours associées (97)
Portes logiques et élimination des dangers
Explore les portes logiques, l'élimination des risques, les ALU, les compteurs et les registres à décalage dans la technologie des semi-conducteurs.
Systèmes logiques : multiplexeurs et flip-flops
Explique les circuits de verrouillage SR, les verrous D, les bascules D, les signaux d'horloge et les multiplexeurs dans les systèmes logiques.
Transistor Logic Gates : TTL vs CMOS
Compare BJT et MOSFET dans les systèmes logiques, en se concentrant sur les technologies TTL vs CMOS.
Systèmes logiques : Karnaugh Maps et TTL Gates
Explore les cartes Karnaugh, les portes TTL, les aspects analogiques de la logique numérique et les principaux impliqués.
Logic Systems: Vue d'ensemble de la technologie
Fournit une vue d'ensemble de la technologie derrière les portes logiques, couvrant les familles TTL et CMOS et abordant les dangers statiques et dynamiques, les horloges fermées et le débouncing des commutateurs.
Afficher plus

Graph Chatbot

Chattez avec Graph Search

Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.

AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.