Êtes-vous un étudiant de l'EPFL à la recherche d'un projet de semestre?
Travaillez avec nous sur des projets en science des données et en visualisation, et déployez votre projet sous forme d'application sur Graph Search.
Cette séance de cours couvre la mise en œuvre de portes logiques dans un matériau semi-conducteur, en se concentrant sur deux familles logiques principales: Transistor to Transistor Logic (TTL) et Complementary Metal Oxide Silicon (CMOS). Il traite de la technologie des circuits intégrés (CI), des dangers statiques et dynamiques, des horloges fermées, des vraies bascules D, de la métastabilité, du chemin critique, de la fréquence d'horloge maximale et du débouncing des commutateurs. La séance de cours explore également l'élimination des aléas statiques à l'aide de cartes Karnaugh, la théorie des modèles sans retard et la construction de portes NOR dans les technologies TTL et CMOS.