Contrôleur mémoireThe memory controller is a digital circuit that manages the flow of data going to and from the computer's main memory. A memory controller can be a separate chip or integrated into another chip, such as being placed on the same die or as an integral part of a microprocessor; in the latter case, it is usually called an integrated memory controller (IMC). A memory controller is sometimes also called a memory chip controller (MCC) or a memory controller unit (MCU).
TransmetaTransmeta Corporation est une société américaine créée en 1995 par David Ditzel puis reprise par Matthew R. Perry. Le titre était coté NASDAQ avec le code TMTA. Il a été retiré de cotation en 2009 à la suite du rachat par Novafora. Cette entreprise, basée à Santa Clara, concevait des processeurs compatibles x86 de très faible consommation. Transmeta mettait en avant l'absence de ventilateur nécessaire au refroidissement de ses processeurs Crusoe et Efficeon, ce qui lui permettait de concevoir des boitiers plus silencieux, paramètre essentiel pour des produits portables ou destinés à un usage familial.
Mémoire partagée (communication inter-processus)Dans un contexte de la programmation concurrente, le partage de mémoire est un moyen de partager des données entre différents processus : une même zone de la mémoire vive est accédée par plusieurs processus. C'est le comportement de la mémoire de threads issus d'un même processus. Pour cela, dans un système utilisant la pagination, la table de page de chaque processus contient les pages mémoires communes, mais chaque processus ne les voit pas nécessairement à la même adresse. Communication inter-processus
Mémoire vive dynamiqueLa mémoire vive dynamique (en anglais DRAM pour Dynamic Random Access Memory) est un type de mémoire vive compacte et peu dispendieuse. La simplicité structurelle de la DRAM — un pico-condensateur et un transistor pour un bit — permet d'obtenir une densité élevée. Son inconvénient réside dans les courants de fuite des pico-condensateurs : l'information disparaît à moins que la charge des condensateurs ne soit rafraîchie avec une période de quelques millisecondes. D'où le terme de dynamique.
Hypothèse de l'impact géantvignette|Vue d'artiste d'un impact géant, montrant notamment la formation d'une synestia, sorte de nuage très dense fait de matière terrestre en évaporation qui entoure la planète. L’hypothèse de l'impact géant propose que la Lune a été créée à partir de la matière éjectée par une collision entre la jeune Terre et un corps planétoïde (protoplanète) de la taille de Mars nommé Théia. Élaborée dans les années 1970, cette hypothèse demeure la plus robuste pour expliquer la formation de la Lune.
Hiver d'impactL'hiver d'impact est un phénomène hypothétique caractérisé par une baisse de la température globale de la Terre due à la collision d'un corps extraterrestre d'une taille considérable sur la surface de cette dernière. Ainsi, la chute d'un astéroïde ou d'une comète sur Terre mènerait à l'éjection de poussières et de cendres dans l'atmosphère terrestre, bloquant de ce fait les rayons du Soleil. Un tel événement causerait une chute drastique de la température globale.
Système sur une pucethumb|Puce ARM Exynos sur le smartphone Nexus S de Samsung. Un système sur une puce, souvent désigné dans la littérature scientifique par le terme anglais (d'où son abréviation SoC), est un système complet embarqué sur un seul circuit intégré (« puce »), pouvant comprendre de la mémoire, un ou plusieurs microprocesseurs, des périphériques d'interface, ou tout autre composant nécessaire à la réalisation de la fonction attendue.
Comparison of instruction set architecturesAn instruction set architecture (ISA) is an abstract model of a computer, also referred to as computer architecture. A realization of an ISA is called an implementation. An ISA permits multiple implementations that may vary in performance, physical size, and monetary cost (among other things); because the ISA serves as the interface between software and hardware. Software that has been written for an ISA can run on different implementations of the same ISA.
Memory cell (computing)The memory cell is the fundamental building block of computer memory. The memory cell is an electronic circuit that stores one bit of binary information and it must be set to store a logic 1 (high voltage level) and reset to store a logic 0 (low voltage level). Its value is maintained/stored until it is changed by the set/reset process. The value in the memory cell can be accessed by reading it. Over the history of computing, different memory cell architectures have been used, including core memory and bubble memory.
SDRAMSDRAM ou Synchronous Dynamic Random Access Memory (en français, mémoire dynamique synchrone à accès aléatoire) est un type particulier de mémoire vive dynamique ayant une interface de communication synchrone. Jusqu'à son apparition, les mémoires DRAM étaient asynchrones, cela signifie qu'elles n'attendaient pas un signal de l'horloge du bus pour réagir aux signaux d'entrée, donc qu'elles n'étaient pas synchronisées avec le bus.