Explore la construction, le retard et le dimensionnement des portes logiques CMOS, y compris les stratégies de dimensionnement des transistors et de traitement du ventilateur.
Couvre le modèle de transistor MOS Shockley, les grilles logiques CMOS, le fonctionnement du transistor, les paramètres de conception et les caractéristiques I-V.
Explore une nouvelle méthodologie de mise en page pour améliorer la fonctionnalité de l'appareil grâce à un contrôle dynamique et présente une architecture de tuiles CF efficace pour les circuits logiques amybola.
Couvre les preuves des théorèmes de circuits irréversibles et réversibles, en mettant l'accent sur les portes et la question de l'irréversibilité et de la réversibilité.
Explore la simulation de pannes dans les tests VLSI, couvrant la couverture des pannes, les modèles de pannes, les algorithmes, les types de simulateurs, la simulation déductive et les règles de propagation des pannes.
Explore la métrologie quantique, l'électronique supraconductrice, les détecteurs, les qubits et la suprématie quantique, mettant l'accent sur les progrès dans le calcul quantique.
Explore les transistors moléculaires pour le calcul logique, la conception, la simulation et la fabrication, en mettant l'accent sur les parasites d'interconnexion et les performances des appareils.