Séance de cours

Éléments de mémoire dynamique: Latchs et Flip-Flops

Description

Cette séance de cours couvre les éléments de mémoire dynamique, y compris les verrous et les bascules, qui stockent des informations en tant que charge. Il explique la nécessité de rafraîchir les mémoires dynamiques en raison de la fuite de charge. Différents types de verrous tels que TG-based, CMOS et TSPC sont discutés, ainsi que leurs modes de fonctionnement. La séance de cours se penche également sur les tongs dynamiques, telles que les tongs TG et CMOS, soulignant leurs conditions de construction et de fonctionnement. Les paramètres de synchronisation, le décalage d'horloge et les contraintes de temps de configuration/maintien dans les bascules sont expliqués. En outre, le concept de pipelining synchrone pour augmenter les performances du système numérique est introduit, ainsi que des systèmes de pipelining asynchrones et des protocoles de contrôle de poignée de main.

À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.