Passer au contenu principal
Graph
Search
fr
|
en
Se Connecter
Recherche
Tous
Catégories
Concepts
Cours
Séances de cours
MOOCs
Personnes
Exercices
Publications
Start-ups
Unités
Afficher tous les résultats pour
Accueil
Séance de cours
Systèmes logiques ascenseurs
Graph Chatbot
Séances de cours associées (30)
Précédent
Page 1 sur 3
Suivant
BJT vs FET Opération
Compare le fonctionnement BJT et FET dans les systèmes logiques, discute des technologies TTL vs CMOS et explore la fonctionnalité Set-Reset Latch.
Algèbre booléenne : propriétés et optimisation
Couvre les propriétés de l'algèbre booléenne, les techniques d'optimisation et l'importance des groupes valides dans les cartes de Karnaugh.
SR Latch et D Flip-Flop: Éléments de mémoire dans les systèmes logiques
Explore le verrou SR, la bascule D, les multiplexeurs, les portes XOR et les portes tristates dans les systèmes logiques.
Algèbre booléenne : propriétés et optimisation
Explore les propriétés de l'algèbre booléenne et les techniques d'optimisation en utilisant les diagrammes de Karnaugh et les théorèmes de De Morgan.
Systèmes logiques : bases et opérateurs
Couvre les bases des systèmes logiques, y compris les circuits numériques versus analogiques, les opérateurs logiques, les tables de vérité et l'algèbre booléenne.
Systèmes logiques : multiplexeurs et flip-flops
Explique les circuits de verrouillage SR, les verrous D, les bascules D, les signaux d'horloge et les multiplexeurs dans les systèmes logiques.
SR et D Latches: Systèmes logiques
Couvre la mise en œuvre des verrous SR et D et des bascules.
Systèmes logiques : Karnaugh Maps et TTL Gates
Explore les cartes Karnaugh, les portes TTL, les aspects analogiques de la logique numérique et les principaux impliqués.
Optimiser les fonctions logiques
Couvre l'optimisation des fonctions logiques en utilisant des diagrammes de Karnaugh et en traitant des fonctions définies incomplètes.
Portes logiques et élimination des dangers
Explore les portes logiques, l'élimination des risques, les ALU, les compteurs et les registres à décalage dans la technologie des semi-conducteurs.