Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.
AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.
Explore l'évolution du matériel parallèle, de la loi de Moore aux défis des années 2000, et le passage à des systèmes d'extension dans les centres de données.
Couvre les bases de la planification et de la mise en page pour une conception numérique entièrement personnalisée dans VLSI avancé, en mettant l'accent sur des stratégies de conception efficaces.
Introduit Dynamic Logic, couvrant ses principes, ses problèmes et ses variations de conception, y compris les conceptions au pied contre les conceptions non au pied et les structures à sorties multiples.
Introduit des schémas de configuration dans les circuits intégrés, couvrant les règles de conception, les schémas physiques et la prévention du verrouillage CMOS.
Explore le flux de conception du backend dans la conception ASIC semi-personnalisée, couvrant la mise en page, la génération d'arbre d'horloge et la préparation du ruban adhésif.
Explore une nouvelle méthodologie de mise en page pour améliorer la fonctionnalité de l'appareil grâce à un contrôle dynamique et présente une architecture de tuiles CF efficace pour les circuits logiques amybola.