L’effort logique : principes fondamentaux de la conception VLSI
Graph Chatbot
Chattez avec Graph Search
Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.
AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.
Explore les techniques de test pour les systèmes VLSI numériques, couvrant la modélisation des défauts, la génération de modèles de test et la conception pour la testabilité.
Explore une nouvelle méthodologie de mise en page pour améliorer la fonctionnalité de l'appareil grâce à un contrôle dynamique et présente une architecture de tuiles CF efficace pour les circuits logiques amybola.
Explore les transistors moléculaires pour le calcul logique, la conception, la simulation et la fabrication, en mettant l'accent sur les parasites d'interconnexion et les performances des appareils.
Explore le flux de conception du backend dans la conception ASIC semi-personnalisée, couvrant la mise en page, la génération d'arbre d'horloge et la préparation du ruban adhésif.
Introduit des schémas de configuration dans les circuits intégrés, couvrant les règles de conception, les schémas physiques et la prévention du verrouillage CMOS.
S'intéresse aux fondamentaux de la SRAM, à la structure des cellules de bits, aux opérations de lecture/écriture, aux contraintes de dimensionnement et à l'impact sur la loi de Moore.
Explore la conception à l'échelle nanométrique pour des appareils électriques efficaces, en mettant l'accent sur les nouvelles technologies pour les appareils électriques, la gestion thermique et l'électronique plus rapide.