Publication

Global 2D modeling of minority and majority substrate coupled currents

Résumé

This paper presents a modeling strategy to simulate 2D propagation of electrical perturbations induced by direct biasing of substrate junctions. Identifying parasitic substrate devices such as bipolar transistors reaches rapidly its limit when multiple current paths exist as in two-dimensional devices. In this work, we propose to map the substrate using only PN junctions and diffusion resistances. The model of these components has been extended in order to satisfy the majority and minority carrier continuity equation at the boundary of the component. A typical 2D parasitic structure has been simulated and the results are in good agreements with finite element simulation. The proposed approach reduces drastically the time needed to simulate a complex structure such as a whole IC substrate. ©2009 IEEE.

À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.

Graph Chatbot

Chattez avec Graph Search

Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.

AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.