Mémoire mortethumb|Une PROM (1983) Originellement, l'expression mémoire morte (en anglais, Read-Only Memory : ROM) désignait une mémoire informatique non volatile dont le contenu est fixé lors de sa programmation, qui pouvait être lue plusieurs fois par l'utilisateur, mais ne pouvait plus être modifiée. Avec l'évolution des technologies, la définition du terme mémoire morte (en français) ou read only memory (en anglais) a été élargie pour inclure les mémoires non volatiles dont le contenu est fixé lors de leur fabrication, qui peuvent être lues plusieurs fois par l'utilisateur et qui ne sont pas prévues pour être modifiées.
Hardware virtualizationHardware virtualization is the virtualization of computers as complete hardware platforms, certain logical abstractions of their componentry, or only the functionality required to run various operating systems. Virtualization hides the physical characteristics of a computing platform from the users, presenting instead an abstract computing platform. At its origins, the software that controlled virtualization was called a "control program", but the terms "hypervisor" or "virtual machine monitor" became preferred over time.
NorthbridgeLe pont nord (en anglais northbridge) est, avec le pont sud (en anglais southbridge), une des deux puces du jeu de circuits (chipset) d’une carte mère, directement relié au microprocesseur et gérant les périphériques rapides, dont la mémoire. Le pont nord gère des communications entre le microprocesseur et les périphériques rapides tels que : la mémoire vive ; le bus AGP pour carte graphique ; les bus PCI Express pour les périphériques externes rapides dont les cartes graphiques ; le pont sud pour les périphériques lents.
ROCmROCm is an Advanced Micro Devices (AMD) software stack for graphics processing unit (GPU) programming. ROCm spans several domains: general-purpose computing on graphics processing units (GPGPU), high performance computing (HPC), heterogeneous computing. It offers several programming models: HIP (GPU-kernel-based programming), OpenMP/Message Passing Interface (MPI) (directive-based programming), OpenCL. ROCm is free, libre and open-source software (except the GPU firmware blobs), it is distributed under various licenses.
Instruction set simulatorAn instruction set simulator (ISS) is a simulation model, usually coded in a high-level programming language, which mimics the behavior of a mainframe or microprocessor by "reading" instructions and maintaining internal variables which represent the processor's registers. Instruction simulation is a methodology employed for one of several possible reasons: To simulate the instruction set architecture (ISA) of a future processor to allow software development and test to proceed without waiting for the development and production of the hardware to finish.
POWER8thumb|2 processeurs 6 cores Power8 montés sur un Dual Chip Module (DCM) Le POWER8 est un processeur de la gamme POWER conçu et produit par IBM et annoncé en . Il est gravé en technologie 22 nm, avec une fréquence d'horloge maximum de 4,15 GHz. Une des principales nouveautés annoncées par IBM est la possibilité offerte à des tiers fabricants de composants d'ajouter des éléments dans la nouvelle génération de serveurs à base de POWER8, en particulier en partenariat avec Google.
SuperHLe SuperH est une famille de processeurs, conçus à la base par Hitachi. L'architecture des SuperH est de type RISC. Ils sont principalement utilisés dans les systèmes embarqués. Les SuperH est le successeur de la famille de processeur H8. La famille de processeurs SuperH a été développée à l'origine par Hitachi au début des années 1990. En 1993, Sega et la compagnie d'électronique japonaise Hitachi, pas forcément connue pour la fabrication de microprocesseurs mais plutôt de microcontrôleurs, forment une coentreprise pour développer un nouveau processeur pour la console de jeux Sega Saturn, et qui pourra être utilisée dans d'autres applications.
Transport triggered architectureLes termes transport triggered architecture désignent en anglais un type d'architecture de processeur où la seule instruction disponible permet de déplacer une valeur d'un registre à un autre. Au lieu de constituer une instruction à part entière, toutes les opérations se font en transférant des valeurs dans des registres spécifiques : certains contiendront les opérandes, d'autres fourniront les résultats. Pour une instruction d'addition, par exemple, on commencerait par déplacer les opérandes dans les registres correspondants, par exemple AddI1 et AddI2.