Passer au contenu principal
Graph
Search
fr
|
en
Se Connecter
Recherche
Tous
Catégories
Concepts
Cours
Séances de cours
MOOCs
Personnes
Exercices
Publications
Start-ups
Unités
Afficher tous les résultats pour
Accueil
Séance de cours
Tableaux de portes programmables sur le terrain (FPGA)
Graph Chatbot
Séances de cours associées (30)
Précédent
Page 1 sur 3
Suivant
Périphériques logiques programmables : PAL, GAL, CPLD
Couvre PAL, GAL, CPLD et la transition vers les FPGA en utilisant des HDL.
Périphériques logiques programmables : PAL, GAL, CPLD
Couvre PAL, GAL, CPLD, et l'évolution vers les FPGA, en expliquant leur architecture et leurs avantages.
Circuits logiques programmables, FPGA
Explore la classification des circuits logiques, la méthodologie de conception FPGA, la mise en œuvre et l'architecture Altera Cyclone IV.
Dispositifs logiques programmables : introduction à GAL et CPLD
Présente GAL et CPLD, couvrant l'évolution PAL, les limitations GAL et l'architecture CPLD.
Logic Design : règles de base et expansion de Shannon
Couvre les règles de base de la conception logique et l'expansion de Shannon dans les fonctions booléennes.
Architecture FPGA : LUT et Arrays de routage
Explore l'architecture FPGA, y compris les LUT et les réseaux de routage, l'évolutivité et les défis de placement.
Circuits logiques numériques : CMOS et Verilog Design
Discute des circuits logiques numériques, de la technologie CMOS et de Verilog pour la conception de circuits.
Programmation FPGA avec Speedgoat : traitement du signal en temps réel
Met l'accent sur la mise en œuvre d'un générateur de fonctions carrées utilisant la technologie Speedgoat FPGA et les techniques de traitement du signal en temps réel.
Conception de systèmes numériques: Aperçu du cours
Couvre l'organisation, l'orientation, la méthodologie et les outils utilisés dans la conception des systèmes numériques.
Circuits logiques numériques : modélisation CMOS et Verilog
Discute des circuits logiques numériques, en se concentrant sur la technologie CMOS et les techniques de modélisation Verilog.