Circuits logiques numériques : CMOS et Verilog Design
Graph Chatbot
Chattez avec Graph Search
Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.
AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.
Couvre le modèle de transistor MOS Shockley, les grilles logiques CMOS, le fonctionnement du transistor, les paramètres de conception et les caractéristiques I-V.
Fournit une vue d'ensemble de la technologie derrière les portes logiques, couvrant les familles TTL et CMOS et abordant les dangers statiques et dynamiques, les horloges fermées et le débouncing des commutateurs.
Explore la mise en œuvre de portes logiques dans le matériau semi-conducteur, en se concentrant sur les technologies TTL et CMOS, les circuits intégrés, les dangers, les horloges, les bascules D et le débouncing des commutateurs.
Explore la construction, le retard et le dimensionnement des portes logiques CMOS, y compris les stratégies de dimensionnement des transistors et de traitement du ventilateur.
Couvre la génération de modèles vectoriels de test, la modélisation des défauts, les tests structurels et fonctionnels et la mise en œuvre de l'expansion dans le temps.
Couvre les bases de la conception VLSI, y compris la mise à l'échelle, la technologie, le fonctionnement MOSFET et la mise en œuvre du circuit logique.
Se penche sur l'utilisation du germanium dans le calcul quantique, en mettant l'accent sur les systèmes quantiques à base de trous et les progrès des matériaux.