Séance de cours

Systèmes logiques : multiplexeurs et flip-flops

Dans cours
DEMO: culpa do fugiat
Laboris eu eu anim aliquip est sit ea ad cupidatat velit exercitation. Commodo occaecat adipisicing do esse reprehenderit aute ad voluptate laboris duis ipsum mollit. Irure ut adipisicing ea ad in adipisicing qui adipisicing culpa consequat. Enim est qui cupidatat reprehenderit pariatur dolore veniam ea. Sit labore amet duis velit nulla ipsum ea. Cillum nisi pariatur nisi ex officia nostrud sit aliqua voluptate enim cillum amet amet aute.
Connectez-vous pour voir cette section
Description

Cette séance de cours couvre le fonctionnement des circuits de verrouillage SR, la condition interdite de S R 1, les états métastables, les verrous D, les bascules D, les signaux d'horloge et l'utilisation de multiplexeurs dans les systèmes logiques. Il explique également le concept de portes à trois états et leurs applications.

Enseignant
qui enim dolor
Tempor eu sint nisi commodo eiusmod pariatur consectetur ad Lorem aliqua cillum minim incididunt. Elit labore do ex sint mollit. Adipisicing velit eiusmod fugiat nisi.
Connectez-vous pour voir cette section
À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.
Séances de cours associées (105)
SR Latch et D Flip-Flop: Éléments de mémoire dans les systèmes logiques
Explore le verrou SR, la bascule D, les multiplexeurs, les portes XOR et les portes tristates dans les systèmes logiques.
Portes logiques et élimination des dangers
Explore les portes logiques, l'élimination des risques, les ALU, les compteurs et les registres à décalage dans la technologie des semi-conducteurs.
Systèmes logiques : circuits séquentiels et combinatoires
Couvre les concepts fondamentaux des systèmes logiques, y compris les circuits séquentiels et combinatoires, les diagrammes détat et les machines détat fini.
Logic Gates et la technologie IC
Explore la mise en œuvre de portes logiques dans le matériau semi-conducteur, en se concentrant sur les technologies TTL et CMOS, les circuits intégrés, les dangers, les horloges, les bascules D et le débouncing des commutateurs.
SR et D Latches: Systèmes logiques
Couvre la mise en œuvre des verrous SR et D et des bascules.
Afficher plus

Graph Chatbot

Chattez avec Graph Search

Posez n’importe quelle question sur les cours, conférences, exercices, recherches, actualités, etc. de l’EPFL ou essayez les exemples de questions ci-dessous.

AVERTISSEMENT : Le chatbot Graph n'est pas programmé pour fournir des réponses explicites ou catégoriques à vos questions. Il transforme plutôt vos questions en demandes API qui sont distribuées aux différents services informatiques officiellement administrés par l'EPFL. Son but est uniquement de collecter et de recommander des références pertinentes à des contenus que vous pouvez explorer pour vous aider à répondre à vos questions.