Séance de cours

Emballage des systèmes intelligents

Description

Cette séance de cours couvre les contraintes affectant l'emballage des systèmes avec écrans, batteries, microprocesseurs et mémoire, ainsi que l'assemblage hiérarchique des composants dans les systèmes intégrés. Il s'intéresse également à l'emballage des circuits intégrés en silicium, à la hiérarchie de la microélectronique et au flux du processus d'emballage des puces. La discussion comprend les technologies de singulation, les avantages et les inconvénients du clivage et les principales étapes de l'emballage des puces telles que le découpage, le câblage et le moulage. En outre, il explore l'importance de la soudure dans la microélectronique, la soudure Pb-Sn classique, et les considérations pour l'ajout d'éléments à l'étain. La séance de cours se termine par un aperçu des soudures sans Pb, de leurs compositions et des préoccupations liées à la dissolution du Cu, à l'IMCS excessif et aux vides.

À propos de ce résultat
Cette page est générée automatiquement et peut contenir des informations qui ne sont pas correctes, complètes, à jour ou pertinentes par rapport à votre recherche. Il en va de même pour toutes les autres pages de ce site. Veillez à vérifier les informations auprès des sources officielles de l'EPFL.